12-разрядный 500 квыб./с Аналого-Цифровой Преобразователь. Микросхема выполнена в 28-выводном металлокерамическом корпусе МК 5123.28-1 и представляет собой 2-ух канальный 12-ти разрядный аналого-цифровой преобразователь (АЦП) последовательного


Чтобы посмотреть этот PDF файл с форматированием и разметкой, скачайте его и откройте на своем компьютере.

12
-
разрядный;

500 к
выб./с
;

Аналого
-
Цифровой Преобразователь

Версия
1
.
1

Стр.
1

5400ТР045
-
001

Назначение, краткое описание

Микросхема выполнена в 28
-
выводном металлокерамическом корпусе МК 5123.28
-
1 и
представляет собой

2
-
ух

канальный

12
-
ти разрядный аналого
-
цифровой преобразователь (АЦП)
последовательного приближения, с последовательным интерфейсом выходных данных.


Основные эксплуатационные характеристики микросхемы:



Диапазон напряжения питания Ucc = 3,0


5,5

В;



Частота дискретизации до
500

к
выб./с;



Ток потребления не более
12
мА;



Технология изготовления КМОП КНИ;



Температурный диапазон от

60°С до +125°С;



Наработка на отказ 100 000 часов;



Диапазон входных напряжений
1)
от 0

В до
+2,5

В;


2) от

2,5

В до +2,5

В;


3) от

5

В до +5

В;


4) от

10

В до +10

В.


Структурная схема


Рис
унок

1.

Структурная схема



5400ТР045
-
001


12
-
разрядный

АЦП;

500 к
выб./с


Версия
1
.1

Стр.
2


Рис
унок
2.

Схема масштабирования

на примере 1
-
ого канала


Электрические характеристики

Таблица 1. Электрические параметры

Параметр

Ед. изм.

Буквенное
обозначение

Норма
параметра

Температура
среды, °С

Прим
.

не
менее

не
более

Выходное напряжение
низкого уровня АЦП

В

UOL



0,4


60…+125

1

Выходное напряжение
высокого уровня АЦП

В

UOH

2,4




60…+125

Ток потребления АЦП

мА

ICC



11

+25

1,2



12


60…+125

Дифференциальная
нелинейность

МЗР

ED


0,9

0,9


60…+125

Интегральная
нелинейность

МЗР

EL


4,0

4,0

+25


5,0

5,0


60…+125

Частота дискретизации

к
выб/сек

FS


500


60…+125

1

Примечания:

1) При напряжении питания 3,3

В;

2) При частоте дискретизации
500 к
выб./с



5400ТР045
-
001


12
-
разрядный

АЦП;

500 к
выб./с


Версия
1
.1

Стр.
3

Обозначение и нумерация выводов

Таблица 2. Функциональное описание выводов


вывода

Наименование
вывода

Назначение вывода

1

CLK

Вход тактовой частоты

2

CLK_READ

Вход тактовой частоты для чтения данных

3

READY

Сигнал готовности выходных данных

4

START

Вход сигнала начало преобразования

5

DOUT1

Последовательный выход данных с АЦП1

6

DOUT2

Последовательный выход данных с АЦП2

7

VDDD

Вывод положительного питания

8

VDDA

Вывод положительного питания

9

AGND1

Вывод отрицательного питания или общий

10

REF_o1

Подключение внешнего шунтирующего конденсатора

11

IN1
_2

Вход АЦП1

12

IN1
_4

Вход АЦП1

13

IN1
_1

Вход АЦП1

14

IN1
_3

Вход АЦП1

15

REF_IO

Подключение внешнего шунтирующего конденсатора или
подключение
внешнего опорного уровня

16

IN2
_3

Вход АЦП2

17

IN2
_1

Вход АЦП2

18

IN2
_4

Вход АЦП2

19

IN2
_2

Вход АЦП2

20

REF_o2

Подключение внешнего шунтирующего конденсатора

21

AGND2

Вывод отрицательного питания или общий

22, 25

VSSA

Вывод отрицательного питания
или общий

23

S1

Выбор работы блока умножителя частоты (
PLL
)

24

VSSD

Вывод отрицательного питания или общий

26

R_out

Подключение внешнего сопротивления

27

RC_in

Подключение внешнего конденсатора и сопротивления

28

CLK_OUT

Выход тактовой частоты




5400ТР045
-
001


12
-
разрядный

АЦП;

500 к
выб./с


Версия
1
.1

Стр.
4

Рекомендуемая схема подключения

Схема применения приведена на рис
унках
3


8


С1
*
=

1 мкФ,

C
2
**
=

1
0 нФ,

С3
**
=

100 нФ,

R1
**
=

5 кОм
.

*



к
онденсаторы либо высокочастотные керамические, либо сдвоенные. В случае сдвоенных
конденсаторов, один из них должен быть высокочастотный керамический емкостью не менее 10 нФ.

**



о
пределяется в ходе эксперимента
.


Рис
унок

3
.

С
хема применения с включенным

блоком умножения частоты (PLL)



5400ТР045
-
001


12
-
разрядный

АЦП;

500 к
выб./с


Версия
1
.1

Стр.
5


Рис
унок

4
.

С
хема применения с выключенным блоком умножения частоты (PLL)


На рис
унках

5



8

представлены различные схемы включения для разного набора входных
напряжений
.
C
4
**
=

200 нФ.

**



определяется в ходе
эксперимента.




Рис
унок

5
. Диапазон входного напряжения

от 0 до +2,5

В

Рис
унок

6
. Диапазон входного напряжения

от

2,5 до +2,5

В



5400ТР045
-
001


12
-
разрядный

АЦП;

500 к
выб./с


Версия
1
.1

Стр.
6



Рис
унок

7
. Д
иапазон входного напряжения

от

5 до +5

В

Рисунок

8
. Диапазон входного напряжения

от

10 до +10

В


Функциональное описание микросхемы

По фронту
срезу

сигнала
START

начинается фактическая процедура преобразования,
включающая в себя задержку на установление УВХ и последовательное формирование выходного
кода.

START

запускает процедуру преобразования сразу на 2 АЦП
.

Общее время преобразования не

превышает
16

периодов сигнала
CLK. По завершению
процедуры преобразования на выводе READY формируется положитель
ный сигнал (логическая
единица)
, который будет держаться там д
о
следующего
прихода
команды
START
.

Блок
PLL

умножает входную частоту на 16. В случае, если требуется отключить умножение, то на
вывод
S
1 необходимо подать лог. ©0ª
.

В микросхеме предусмотрена возможность использовать внешний опорный уровень. Для этого его

необходимо подать на вывод
REF
_
IO
.


Рис
унок

9
. Функциональная диаграмма

работы

АЦП



5400ТР045
-
001


12
-
разрядный

АЦП;

500 к
выб./с


Версия
1
.1

Стр.
7

Габаритный чертеж корпуса МК 5123.28
-
1


Рис
унок 10.

Габаритный чертеж корпуса



5400ТР045
-
001


12
-
разрядный

АЦП;

500 к
выб./с


Версия
1
.1

Стр.
8

Таблица 3
. Лист регистрации изменений

Дата

Версия

Изменения

19.01.2017

1.0

Исходная
версия

25.01.2017

1.
1

Коррекция рисунка 1. Сигнал
CLK
_
READ
















































































































































Приложенные файлы

  • pdf 43040080
    Размер файла: 389 kB Загрузок: 1

Добавить комментарий